권호기사보기
기사명 | 저자명 | 페이지 | 원문 | 기사목차 |
---|
대표형(전거형, Authority) | 생물정보 | 이형(異形, Variant) | 소속 | 직위 | 직업 | 활동분야 | 주기 | 서지 | |
---|---|---|---|---|---|---|---|---|---|
연구/단체명을 입력해주세요. |
|
|
|
|
|
* 주제를 선택하시면 검색 상세로 이동합니다.
Contents 1
(A) bandgap reference circuit with feedback loop for decrement of effects from PVT variations = 피드백 구조를 이용한 외부 요인 변화에 더욱 둔감해진 기준 전원 회로의 설계 / Jonghyun Sohn ; Hongil Yoon 1
요약 1
Abstract 1
Ⅰ. Introduction 1
1. Motivation 1
2. State-of-the-art considerations 2
Ⅱ. Proposed circuit 3
1. Target of proposed BGR circuit 3
2. Proposed circuit 3
Ⅳ. Conclusion 7
REFERENCES 7
저자소개 8
번호 | 참고문헌 | 국회도서관 소장유무 |
---|---|---|
1 | B. Razavi, "The Design of a Low-Voltage Bandgap Reference [The Analog Mind],"IEEE Solid-State Circuits Magazine, vol. 13, no. 3, pp. 6-16, July. 2021 | 미소장 |
2 | I. M. Filanovsky, Fang Fang, A. Allam and K. Iniewski, "0.6-V supply voltage references for CMOS technology based on threshold voltage difference architecture,"48th Midwest Symposium on Circuits and Systems, pp. 1790-1793, Aug. 2005 | 미소장 |
3 | O. E. Mattia, H. Klimach and S. Bampi, "2.3ppm/°C 40 nW MOSFET-only voltage reference," 2014 IEEE/ACM International Symposium on Low Power Electronics and Design (ISLPED), pp. 215-220, Aug. 2014 | 미소장 |
4 | Y. Zhu, F. Liu, Y. Yang, G. Huang, T. Yin and H. Yang, "A −115dB PSRR CMOS bandgap reference with a novel voltage self-regulating technique," Proceedings of the IEEE 2014 Custom Integrated Circuits Conference, pp. 1-4, Sep. 2014 | 미소장 |
5 | Z. -K. Zhou et al., "A Resistorless High-Precision Compensated CMOS Bandgap Voltage Reference," in IEEE Transactions on Circuits and Systems I: Regular Papers, vol. 66, no. 1, pp. 428-437, Jan. 2019 | 미소장 |
6 | S. Wang and P. K. T. Mok, "An 8-nW Resistor-Less Bandgap Reference Based on a Single-Branch Floating PTAT Voltage," in IEEE Solid-State Circuits Letters, vol. 3, pp. 74-77, Jun. 2020 | 미소장 |
7 | I. Lee and D. Blaauw, "A 31 pW-to-113 nW Hybrid BJT and CMOS Voltage Reference with 3.6% ±3σ-inaccuracy from 0°C to 170°C for Low-Power High-Temperature IoT Systems," 2019 Symposium on VLSI Circuits, 2019, pp. C142-C143, Jul. 2019 | 미소장 |
8 | Pratosh Kumar Pal, R.K. Nagaria, “A Sub-1 V nanopower subthreshold current and voltage reference using current subtraction technique and cascoded active load,” in Integration, Volume 71, 2020, pp. 115-124, Mar. 2020 | 미소장 |
9 | X. Peng et al., "Implementation of a Low TC High PSRR CMOS Bandgap Voltage Reference Circuit," 2020 IEEE 14th International Conference on Anti-counterfeiting, Security, and Identification (ASID), 2020, pp. 90-93, Dec. 2020 | 미소장 |
10 | Naveed and J. Dix, "A Resistor-less, Nano-Watt CMOS Voltage Reference with High PSRR," 2021 22nd International Symposium on Quality Electronic Design (ISQED), 2021, pp. 19-23, Apr. 2021 | 미소장 |
11 | G. Ge, C. Zhang, G. Hoogzaad and K. A. A. Makinwa, "A Single-Trim CMOS Bandgap Reference With a 3σ Inaccuracy of ±0.15%From -40℃ to 125℃," in IEEE Journal of Solid-State Circuits, vol. 46, no. 11, pp. 2693-2701, Nov. 2011 | 미소장 |
*표시는 필수 입력사항입니다.
*전화번호 | ※ '-' 없이 휴대폰번호를 입력하세요 |
---|
기사명 | 저자명 | 페이지 | 원문 | 기사목차 |
---|
번호 | 발행일자 | 권호명 | 제본정보 | 자료실 | 원문 | 신청 페이지 |
---|
도서위치안내: 정기간행물실(524호) / 서가번호: 국내09
2021년 이전 정기간행물은 온라인 신청(원문 구축 자료는 원문 이용)
우편복사 목록담기를 완료하였습니다.
*표시는 필수 입력사항입니다.
저장 되었습니다.