본문바로가기

자료 카테고리

전체 1
도서자료 1
학위논문 0
연속간행물·학술기사 0
멀티미디어 0
동영상 0
국회자료 0
특화자료 0

도서 앰블럼

전체 (1)
일반도서 (1)
E-BOOK (0)
고서 (0)
세미나자료 (0)
웹자료 (0)
전체 (0)
학위논문 (0)
전체 (0)
국내기사 (0)
국외기사 (0)
학술지·잡지 (0)
신문 (0)
전자저널 (0)
전체 (0)
오디오자료 (0)
전자매체 (0)
마이크로폼자료 (0)
지도/기타자료 (0)
전체 (0)
동영상자료 (0)
전체 (0)
외국법률번역DB (0)
국회회의록 (0)
국회의안정보 (0)
전체 (0)
표·그림DB (0)
지식공유 (0)

도서 앰블럼

전체 1
국내공공정책정보
국외공공정책정보
국회자료
전체 ()
정부기관 ()
지방자치단체 ()
공공기관 ()
싱크탱크 ()
국제기구 ()
전체 ()
정부기관 ()
의회기관 ()
싱크탱크 ()
국제기구 ()
전체 ()
국회의원정책자료 ()
입법기관자료 ()

검색결과

검색결과 (전체 1건)

검색결과제한

열기
자료명/저자사항
초고속 유ㆍ무선 네트워크용 SoC 기술 개발 / 정보통신부 [편] 인기도
발행사항
[서울] : 정보통신부, 2007
청구기호
전자형태로만 열람가능함
형태사항
xvii, 148 p. : 삽화, 도표, 사진 ; 26 cm
제어번호
MONO1200715481
주기사항
주관연구기관: 한국전자통신연구원
연구 책임자: 김천수
원문
미리보기

목차보기더보기

표제지

인사말씀

제출문

요약문

SUMMARY

CONTENTS

목차

제1장 서론 22

제2장 10Gbps급 유선 트랜시버 설계 26

제1절 개요 28

제2절 10Gbps급 초고속 Data 수신을 위한 Receiver 설계 30

1. Receiver 규격 및 구조 설계 30

2. Receiver 세부 설계 34

3. Receiver 제작 및 측정 52

제3절 10Gbps급 초고속 Data 송신을 위한 Transmitter 설계 58

1. Transmitter 규격 및 구조 설계 58

2. Transmitter 세부 설계 63

3. Transmitter 제작 및 측정 74

제4절 10Gbps급 고선형성 TIA, LA 설계 80

1. 회로 설계 규격 80

2. TIA LA 회로 설계 81

3. 모의 실험 결과 84

4. 측정 결과 85

제5절 40Gbps급 CMOS 선행기술 연구 89

1. 40Gbps급 CMOS TIA 선행연구 89

2. 40Gbps급 CMOS CDR 선행기술 연구 92

제3장 1Gbps급 무선 트랜시버 설계 98

제1절 개요 100

제2절 1Gbps급 무선 네트워크용 모뎀 IP개발 102

1. 1Gbps급 무선데이터 전송 16QAM-OFDM 설계 102

2. 1Gbps급 무선 네트워크 IP 개발 103

제3절 1Gbps급 RF Transmitter/Receiver IP 개발 106

1. 개요 106

2. Transmitter/Receiver 구조 106

3. LNA/MIXER 설계 108

4. IF Block 설계 114

5. PLL 설계 119

6. Single 칩 도면설계 134

제4절 유.무선 인터페이스 기술 연구 137

1. 기술 개요 137

2. 주요 시스템 규격 및 구성도 137

제5절 Gbps급 저전력 IP 선행기술 연구 140

1. Giga(Gaga) Samples 초저전력 ADC 선행연구 140

2. 3G ~ 10G급 초광대역 저잡음 회로연구 144

제4장 결론 152

부록 156

이용현황보기

이용현황 테이블로 등록번호, 청구기호, 권별정보, 자료실, 이용여부로 구성 되어있습니다.
등록번호 청구기호 권별정보 자료실 이용여부
T000018718 전자형태로만 열람가능함 이용불가

권호기사보기

권호기사 목록 테이블로 기사명, 저자명, 페이지, 원문, 기사목차 순으로 되어있습니다.
기사명 저자명 페이지 원문 기사목차
연속간행물 팝업 열기 연속간행물 팝업 열기