표제지
Abstract
요약
목차
약어 정리 11
제1장 서론 13
1.1. 연구 배경 13
1.2. 연구 내용 14
1.3. 논문 구성 16
제2장 스위칭장치 설계 및 제작 17
2.1. 자동시험장비(ATE) 17
2.1.1. 자동시험 시스템 17
2.1.2. 기능시험(FCT) 요구사항 18
2.1.3. 계전기 Type 및 제어 19
2.1.4. FPGA(Field Programmable Gate Array) 22
2.1.5. VISA Library 24
2.2. 스위칭장치 시스템 25
2.2.1. 스위칭장치 구성 25
2.2.2. 동작원리 26
2.2.3. 설계 사양 26
2.3. 스위칭장치 하드웨어 27
2.3.1. 모체기판(MB) 27
2.3.2. 스위칭제어보드(SCB) 28
2.3.3. 채널스위칭보드(CSB) 34
2.3.4. 디지털인터페이스보드(DIB) 37
2.3.5. 전용인터페이스보드(SIB) 40
2.3.6. 전원변환모듈(AC/DC) 40
2.3.7. 스위칭장치 기구 41
2.4. 스위칭장치 소프트웨어 42
2.4.1. TCP/IP 통신 42
2.4.2. 보드 제어 44
제3장 시험 및 결과 46
3.1. 시험 방안 46
3.1.1. 시험 구성도 46
3.1.2. 시험용 소프트웨어 47
3.2. 설계 검증 시험 48
3.2.1. TCP/IP 통신 49
3.2.2. Basic I/O Operation 49
3.3. 자체진단 시험 50
3.3.1. BIT 시험 50
3.3.2. 기능 시험 51
3.4. 아날로그 스위칭 경로 시험 52
3.4.1. 스위칭 Relay 구동 52
3.4.2. 시험경로 주파수 특성 53
3.5. 디지털 인터페이스 시험 55
3.5.1. FPGA Configuration 55
3.5.2. 디지털 클럭 전달 특성 56
제4장 결론 59
참고문헌 61
[표 2.1] 시험순서 18
[표 2.2] 기능시험(FCT)을 위한 스위칭장치 요구 기능 18
[표 2.3] 스위칭장치용 Relay 종류 및 특성 19
[표 2.4] 스위칭장치 설계 사양 26
[표 2.5] 스위칭제어보드(SCB) 스위칭 기능 30
[표 2.6] 스위칭제어보드(SCB) CPLD#1 기능 31
[표 2.7] 스위칭제어보드(SCB) CPLD#2 기능 32
[표 2.8] 스위칭장치 리셋 신호 33
[표 2.9] 채널스위칭보드(CSB) CPLD 기능 36
[표 2.10] 디지털인터페이스보드(DIB) CPLD 기능 39
[표 2.11] 전원변환모듈 전원용량 산출 41
[표 2.12] CPU 모듈 사양 42
[표 2.13] 스위칭장치 회로카드별 Address Map 43
[표 2.14] SCB I/O Address Map 44
[표 2.15] CSB I/O Address Map 45
[표 2.16] DIB I/O Address Map 45
[표 3.1] 시험 방안 46
[표 3.2] 스위칭장치 BIT 시험항목 51
[표 3.3] 스위칭장치 기능시험 항목 52
[그림 1.1] 혼합신호(Mixed Signal) 시험대상품 예 14
[그림 2.1] 자동시험시스템의 구성 17
[그림 2.2] Relay driver IC(MIC5801) functional Diagram 20
[그림 2.3] Relay driver IC(MIC5801) Timing waveform 21
[그림 2.4] Relay driver IC(MIC5801) typical application 21
[그림 2.5] Single-Device PS Configuration Using an External Host 22
[그림 2.6] PS Configuration Timing Waveform 23
[그림 2.7] 스위칭장치 구성도 25
[그림 2.8] 모체기판(MB) 기능 Block Diagram 27
[그림 2.9] 모체기판(MB) 형상 28
[그림 2.10] 스위칭제어보드(SCB) 기능 Block Diagram 1 29
[그림 2.11] 스위칭제어보드(SCB) 기능 Block Diagram 2 29
[그림 2.12] 스위칭제어보드(SCB) CPLD#1 기능 Block Diagram 31
[그림 2.13] 스위칭제어보드(SCB) CPLD#2 기능 Block Diagram 32
[그림 2.14] 스위칭장치 리셋 신호 33
[그림 2.15] 스위칭제어보드(SCB) 형상 34
[그림 2.16] 채널스위칭보드(CSB) 기능 Block Diagram 34
[그림 2.17] 채널스위칭보드(CSB)의 스위칭 매트릭스 및 스위치 구조 35
[그림 2.18] 채널스위칭보드(CSB) CPLD 기능 Block Diagram 36
[그림 2.19] 채널스위칭보드(CSB) 형상 37
[그림 2.20] 디지털인터페이스보드(DIB) 기능 Block Diagram 37
[그림 2.21] DIB CPLD 기능 Block Diagram 38
[그림 2.22] 디지털인터페이스보드(DIB) 형상 39
[그림 2.23] 전용인터페이스 보드 기능 Block Diagram 40
[그림 2.24] 스위칭장치 기구 형상 41
[그림 2.25] 스위칭장치 TCP/IP 제어 Diagram 43
[그림 3.1] 스위칭장치 시험 구성도 46
[그림 3.2] 스위칭장치 설계검증용 SW 47
[그림 3.3] 자동시험장비용 운용 SW 48
[그림 3.4] 스위칭장치 I/O Write Operation Time 49
[그림 3.5] 스위칭장치 I/O Read Operation Time 50
[그림 3.6] 자체진단 기능시험 구성도 51
[그림 3.7] 스위칭장치 Relay Operation Time 53
[그림 3.8] 아날로그 특성 시험 구성도 54
[그림 3.9] 아날로그 주파수 특성 시험 54
[그림 3.10] 스위칭장치 FPGA Configuration Time 55
[그림 3.11] 디지털 클럭 시험도1 56
[그림 3.12] 디지털 특성 측정결과 57
[그림 3.13] 디지털 특성 시험도 2 58
[그림 3.14] 디지털 주파수 측정회로 시뮬레이션 58