표제지
논문 요약
목차
I. 서론 11
II. 연구 배경 13
1. 멀티 홉 네트워크 13
2. 시간동기화 필요성 15
3. 시간동기화 오류 요소 16
(가) 클럭 모델 16
(나) 동기화 오류 발생 요소 17
4. 시간동기화 연구 동향 19
(가) IEEE 1588 (Precision Time Protocol) 20
(나) RBS(Reference Broadcast Synchronization) 23
III. Broadcast 시간동기화 매커니즘 설계 24
1. 시스템 모델 24
(가) 멀티 홉 네트워크 구성 정의 24
(나) 지연시간 정의 25
(다) Broadcast 시간동기화 정의 27
(라) 전송 프레임 정의 28
2. 지연시간 측정 매커니즘 30
3. 지연시간 취득 매커니즘 33
4. 지연시간 보정 매커니즘 36
IV. 실험결과 39
1. 지연시간 측정 매커니즘 검증 43
2. 지연시간 취득 매커니즘 검증 45
3. 지연시간 보정 매커니즘 검증 47
4. 노드 수에 따른 시간동기화 정확도 검토 51
5. 샘플링 해상도 가변에 따른 시간동기화 오차 검토 53
6. 시간동기화 설정 시간 비교 54
V. 결론 57
참고문헌 59
Abstract 61
표 1. 멀티 홉 네트워크 지연시간 변수정의 25
표 2. Broadcast 시간동기화 제어 프레임 28
표 3. Broadcast 시간동기화 데이터 프레임 29
표 4. Simulator 입.출력 PORT 정의 41
표 5. Simulator 지연 변수 정의 42
표 6. 지연시간 측정 매커니즘 검증 결과 44
표 7. 지연시간 취득 매커니즘 검증 결과 46
표 8. 지연시간 보정 매커니즘 검증 결과 49
표 9. Simulator 지연시간 설정(이상적인 조건) 51
표 10. Simulator 지연시간 설정(오차발생 조건) 51
표 11. 시간동기화 방식에 따른 동기화 지연시간 정의 54
그림 1. 직렬연결 구조의 멀티 홉 네트워크 13
그림 2. 비 결정적 시간지연 요소 17
그림 3. 시간동기화 스킴(scheme) 19
그림 4. IEEE1588의 메시지 교환과정 20
그림 5. 동기화 방식의 최상경로(Critical Path) 23
그림 6. 멀티 홉 네트워크 구성 24
그림 7. 노드 간 전파 지연 및 처리 지연 25
그림 8. 지연시간 역보상 과정 27
그림 9. 지연시간측정 매커니즘 시퀀스 다이어그램 30
그림 10. 지연시간측정 메커니즘 액티비티 다이어그램 31
그림 11. 지연시간 취득 매커니즘 시퀀스 다이어그램 33
그림 12. 지연 시간취득 메커니즘 액티비티 다이어그램 34
그림 13. 지연시간 보정 매커니즘 시퀀스 다이어그램 36
그림 14. 지연시간 보정 매커니즘 액티비티 다이어그램 37
그림 15. Broadcast 시간동기화 Simulator 구성 39
그림 16. Controller모듈 내부 구성 40
그림 17. 노드모듈 내부 구성 41
그림 18. 지연시간 측정 모듈 내부 구성 43
그림 19. 지연시간 취득모듈 내부구성 45
그림 20. 지연시간 보정값 계산 모듈 내부구성 47
그림 21. Clock 생성 모듈 내부 구성 48
그림 22. 노드의 Timestamp 시작시간 비교 50
그림 23. 노드 수 증가에 따른 시간동기화 오차 52
그림 24. Timestamp의 초당 샘플수 가변에 따른 시간동기화 오차 53
그림 25. 노드 수 증가에 따른 시간동기화 설정시간 비교 결과 55
그림 26. 노드 간 전파지연 증가에 따른 시간동기화 설정시간 비교 결과 55
그림 27. 노드 간 처리지연 증가에 따른 시간동기화 설정시간 비교 결과 56