본문 바로가기 주메뉴 바로가기
국회도서관 홈으로 정보검색 소장정보 검색

결과 내 검색

동의어 포함

목차보기

표제지

요약

Abstract

목차

I. 서론 12

II. 메가픽셀 카메라의 하드웨어구성 14

2.1. 메가픽셀 네트워크 카메라의 이해 14

2.2. CMOS 센서 16

2.3. DSP(TMS320 DM368) 17

2.4. 회로의 구성 20

III. 시스템과 소프트웨어 22

3.1. 툴체인(Toolchain) 22

3.2. UBL과 U-boot 그리고 커널 23

3.3. 파일시스템 23

3.4. 메모리 맵 24

3.5. 영상 데이터 처리의 흐름 26

3.6. 소프트웨어의 구성 27

IV. 영상 압축 28

4.1. H.264 28

4.2. 프레임의 이해 29

4.3. 비트레이트와 프레임레이트 31

4.4. 고정 비트레이트와 가변 비트레이트 32

V. 실험 및 결과 33

5.1. 실험방법 및 개요 33

5.2. 듀얼 이미지 압축 구현 34

5.3. 이벤트 발생 연동 압축 37

5.4. 듀얼 이미지 압축 실험 결과 40

1) CBR 40

2) VBR(실내 움직임 별로 없음) 41

3) VBR(실내 움직임 많음) 41

5.5. 이벤트 연동 압축 실험 결과 41

1) CBR 42

2) VBR 42

VI. 결론 43

참고문헌 44

표목차

〈표 5-1〉 듀얼 이미지 압축 데이터 용량 비교 CBR 40

〈표 5-2〉 듀얼 이미지 압축 데이터 용량 비교 VBR-1 41

〈표 5-3〉 듀얼 이미지 압축 데이터 용량 비교 VBR-2 41

〈표 5-4〉 이벤트 연동 압축 데이터 용량 비교 CBR 42

〈표 5-5〉 이벤트 연동 압축 데이터 용량 비교 VBR 42

그림목차

[그림 2-1] 네트워크 카메라의 이해 15

[그림 2-2] 메가픽셀 카메라의 구성 15

[그림 2-3] CMOS 센서 16

[그림 2-4] DM368 내부 블록 다이어그램 18

[그림 2-5] DM368 ISIF 블록 다이어그램 18

[그림 2-6] DM368 IPIPE Block Diagram 19

[그림 2-7] DM368 회로도 20

[그림 2-8] IMX036 회로도 21

[그림 2-9] DM9161 Network chip 회로도 21

[그림 3-1] 호스트 PC와 타겟 보드 22

[그림 3-2] DM368 메모리 맵 25

[그림 3-3] 데이터 처리 플로우 다이어그램 26

[그림 3-4] 소프트웨어 플로우 다이어그램 27

[그림 4-1] 프레임의 이해 30

[그림 5-1] 듀얼 이미지 압축 소스(1) 35

[그림 5-2] 듀얼 이미지 압축 소스 2 36

[그림 5-3] 이벤트 연동 압축 소스1 38

[그림 5-4] 이벤트 연동 압축 소스2 39