본문 바로가기 주메뉴 바로가기
국회도서관 홈으로 정보검색 소장정보 검색

결과 내 검색

동의어 포함

목차보기

Title Page

ABSTRACT

Contents

CHAPTER 1. INTRODUCTION 10

1.1. Background and Motivation 10

1.2. PDP Power Module for Large Screen PDP 12

1.3. PDP Power Modules 14

1.3.1. Structure of PDP Power Modules 14

1.3.2. PDP sustaining power modules 15

CHAPTER 2. THE CONVENTIONAL CONVERTERS FOR SUSTAINING POWER MODULES 18

2.1. Half Bridge Converters with Voltage Doubler 18

2.2. Full Bridge Converters with Full Bridge Rectifier 20

2.3. Full Bridge Converters with Voltage Doubler 21

CHAPTER 3. THE SUSTAINING POWER MODULE FOR 60" PDP SYSTEM 23

3.1. Proposal of Sustaining Power Module for 60" PDP 24

3.2. Operational principals according to driving methods 26

3.2.1. Driving Method 1 26

3.2.2. Driving Method 2 28

3.2.3. Driving Method 3 31

3.3. Mode analysis of proposed converter 34

3.4. DC Conversion Ratio 43

3.4.1. DC Conversion Ratio for Driving Method 1 and 2 46

3.4.2. DC Conversion Ratio for Driving Method 3 51

3.5. Analysis of ZVS Operation 53

3.5.1. ZVS Condition of Driving Method 1 54

3.5.2. ZVS Condition of Driving Method 2 55

3.5.3. ZVS Condition of Driving Method 3 56

3.6. The Stresses of Devices 59

CHAPTER 4. EXPERIMENTAL RESULTS 62

4.1. Specifications for Experiment 62

4.2. Key Waveforms 64

4.2.1. Driving Method 1 64

4.2.2. Driving Method 2 66

4.2.3. Driving Method 3 68

4.3. Waveforms of ZVS 70

4.3.1. ZVS of QM1 at Full Load(이미지참조) 70

4.3.2. ZVS of QM1 at 10% Load(이미지참조) 71

4.3.3. ZVS of QA1 at Full Load(이미지참조) 72

4.3.4. ZVS of QA1 at 10% Load(이미지참조) 73

4.4. Comparison of ZVS according to Load Variation 74

4.5. Temperature and Efficiency 76

CHAPTER 5. IMPROVEMENT OF PROPOSED CONVERTER 79

5.1. Condensation of Capacitors 79

5.1.1. Driving Method 1 and 2 80

5.1.2. Driving Method 3 81

5.2. Comparative Study of Switching Frequency 84

CHAPTER 6. CONCLUSIONS 91

요약문 93

REFERENCES 95

이력서 98

학력 98

초록보기

 최근 디지털 방송이 시작됨에 따라, 평판 디스플레이의 수요가 급격히 증가하고 있는 추세이다. 특히 PDP의 경우, 큰 화면 크기와 높은 해상도, 가벼운 무게 그리고 넓은 시야각 등의 장점을 가지고 있기 때문에 차세대 디스플레이 매체로써 각광을 받고 있다. 이러한 PDP를 구동하기 위한 PDP power module은 크게 역률 개선을 위한 PFC 단과 유지 전원단으로 이루어져 있다. 특히, 유지 전원단은 PDP에 여러 가지 전원을 공급하기 때문에 전체 PDP 시스템의 크기나 효율에 큰 영향을 미친다.

PDP는 계조를 표현하기위해서 ADS(Address Display-period Separation) 방식을 채택하고 있다. ADS 방식이란 PDP를 발광시키는데 있어서 Address 구간과 Sustain 구간을 나누어서 구동하는 방법이다. PDP 유지 전원단의 출력은 주로 sustain 구간 동안에만 사용되기 때문에 sustain 단의 출력에서 보면 Light load와 Full load를 계속해서 반복하는 Pulsating 부하로 생각할 수 있다. 이러한 부하 조건 때문에, 만약 유지 전원단의 스위치들이 hard switching을 하게 된다면 switching loss로 인한 심각한 열이 발생하게 되고 이는 효율을 낮추는 주된 원인이 된다.

따라서 본 논문에서는 기존에 제안된 PDP 유지 전원단 회로들의 장점과 단점을 분석하며, 이를 토대로 효과적으로 넒은 영역의 ZVS를 보장하면서 고전압 대용량의 응용분야인 60"용 PDP power module에 적합한 유지 전원단 회로를 제안한다. 제안된 60"용 PDP 유지 전원단 회로는 입력 측으로 두 단의 하프브리지 단을 병렬로 연결하여 사용하고 rectifier로는 하나의 capacitor를 가지는 두 개의 Voltage Doubler cell을 두 단 병렬로 연결하여 사용한다. 그리고 inductor와 capacitor로 구성된 부가적인 회로를 추가하여 ZVS를 돕도록 하였다. 제안된 회로의ZVS tank전류는 각 스위치에 인가되는 구동 신호에 따라 여러 가지로 나타날 수 있다. 따라서 3가지의 구동 방법을 적용하여 제안된 회로를 구동시켜 보았고 각각의 구동 방법에 따라 ZVS 조건과 입출력 관계식, 그리고 10% 부하조건에서도 ZVS 될 수 있는 ZVS tank의 inductor 값을 계산하여 로드에 따른 ZVS tank전류의 최대치를 구하였다. 이를 통해 3번째 구동방법의 경우, ZVS 전류 파형이 사각형에 가깝고 full load에서의 전류의 최대치가 가장 컸기 때문에 효율이 가장 낮을 것이라는 것을 예상할 수 있었다. 반면 2번째 방법은 삼각형의 전류 파형을 가지며 full load에서의 전류 최대치가 3번째 방법에 비해서 반 정도밖에 되지 않을 정도로 가장 작은 값을 보였으므로 가장 높은 효율을 예상할 수 있었다.

또한 제안된 유지 전원단 회로의 성능을 증명하기 위해서 900W 급의 prototype을 제작하여 실험 하여 보았다. 그 결과, 기존의 컨버터의 경우 light load로 갈수록 ZVS가 이루어지지 않았기 때문에 낮은 효율을 보이지만, 제안된 회로의 경우 92% 이상의 높은 효율을 보임을 확인할 수 있었다.

최종적으로 제안된 회로에 대한 개선방안들을 제시 하였다. 첫 번째로, 제안된 회로의 경우 1차 측과 2차 측에 고가의 film capacitor들이 많이 사용되어 있기 때문에 병렬로 사용된 2개의 capacitor들을 하나로 합쳐서 소자의 개수를 줄이는 방법이 제시 되었다. 두 번째로, 주파수를 올리는 방안이 제시 되었다. 제안된 회로의 경우, 10%의 부하에서까지 ZVS가 가능하기 때문에 주파수를 높이더라도 hard switching을 하는 기존의 회로들에 비해서 뛰어난 성능을 가질 수 있기 때문이다. 실험 결과 기존의 60 kHz에서 동작시켰던 제안된 컨버터에 비해 주파수를 200 kHz까지 올려 실험한 결과, size와 cost면에서 큰 감소가 있음을 확인할 수 있었다. 그리고 기존의 컨버터들과 비교해 보았을 때, 낮은 부하조건으로 갈수록, 주파수를 낮춤으로써 증가하는 switching loss로 인한 효율의 감소폭이 월등히 작아짐을 확인할 수 있었다. 따라서 제안된 컨버터는 10%~full load에 달하는 넓은 ZVS영역을 보장할 수 있으며 10% 부하조건에서 92% 이상의 높은 효율을 얻을 수 있다. 그리고 고주파로 구동시켰을 때 소자의 크기 및 제작비용의 감소 효과가 있으며 기존의 회로보다 효율 면에서 유리하기 때문에 고주파에서 동작시키는데 적합하다. 따라서 60"용이나 그보다 큰 대 화면용 PDP의 유지 전원단 회로로 널리 쓰일 수 있을 것이라고 기대된다.