본문 바로가기 주메뉴 바로가기
국회도서관 홈으로 정보검색 소장정보 검색

결과 내 검색

동의어 포함

목차보기

표제지

감사의 글

국문요약

목차

제1장 서론 12

제1절 연구 배경 및 목표 12

제1항 연구 배경 12

제2항 연구 목표 19

제2절 연구 범위 및 방법 21

제3절 논문 구성 22

제2장 관련 연구 검토 26

제1절 관련 연구 현황 26

제1항 국외 연구 현황 26

제2항 국내 연구 현황 29

제2절 문제 영역 식별 30

제3장 SoC 설계 방법론 33

제1절 SoC 설계 흐름 33

제2절 시스템 레벨 설계 41

제1항 시스엠 레벨 설계 개요 41

제2항 UML 기반의 SoC 설계 43

제3절 논의 사항 48

제4장 시스템엔지니어링 기법을 적용한 SoC 시스템 사양 설계 52

제1절 시스템엔지니어링 개념 52

제1항 시스템엔지니어링 개요 52

제2절 시스템 설계 프로세스 55

제1항 ISO / ISE 15288에서의 기술 프로세스 56

제2항 EIA-632에서의 시스템 설계 프로세스 59

제3절 시스템 사양 (System Specification) 60

제4절 시스템엔지니어링 기법을 적용한 시스템 설계 모델 67

제1항 SoC 개발에서 시스템엔지니어링의 필요성 및 적용 기술 67

제2항 시스템 사양 설계 프로세스 68

제3항 시스템 사양 구성 항목과 설계 프로세스와의 관계 72

제5장 SysML을 이용한 SoC 시스템 사양 설계 75

제1절 SysML 개념 75

제1항 SysML 개요 75

제2항 SysML 특징 77

제3항 SysML을 이용한 시스템 설계 방법 80

제2절 SysML을 이용한 SoC 시스템 사양 설계 83

제1항 시스템 사양 작성 단계별 SysML 적용 전략 84

제2항 모델링 설정 및 적용 다이어그램 선정 86

제3항 요구사항 수집 및 모델링 89

제4항 시스템 영역 식별 91

제5항 시스템 기능 모델 및 성능 모델링 93

제6항 아키텍처 모델링 94

제7항 시스템 사양 구성 96

제6장 적용 사례 98

제1절 Power window controller system 98

제2절 Requirement definition 단계 99

제1항 요구사항 수집 및 모델링 99

제2항 시스템 영역 식별 102

제3항 시스템 기능 및 성능 모델링 103

제3절 Architectural design 단계 106

제1항 아키텍처 모델링 106

제4절 사례 연구 결과 109

제7장 연구결과의 정리 및 한계점 111

제1절 연구 결과의 정리 111

제2절 SoC 시스템 사양 작성 방법 비교 결과 112

제3절 SysML을 이용한 시스템 사양의 한계 114

제8장 결론 및 향후 연구 116

제1절 결론 116

제2절 향후 연구 117

참고문헌 118

Abstract 121

표목차

표 1. 시스템 사양 예 (ASIC) [출처 강성호] 63

표 2. MIL-STD-961에서의 시스템 사양 항목 65

표 3. 새롭게 정의되는 SoC 시스템 사양의 항목(표없음) 9

표 4. 시스템 사양 개발에 적용 가능한 시스템엔지니어링 프로세스 69

표 5. 아키텍처의 통합적 정의 [출처-이중윤 박사 학위 논문] 86

표 6. SoC 시스템 사양에 적용되는 SysML 다이어그램 87

표 7. 시스템 사양 작성 방법 비교 113

표 8. SysML 기반 시스템 사양 충족 여부 115

그림목차

그림 1. 논문 구성 25

그림 2. 일반적인 SoC 설계 흐름 37

그림 3. 각 레벨별 bug 정정에 따른 설계비용 38

그림 4. 시스템의 계층구조 42

그림 5. UML 빌딩 블록 (Building Block) 44

그림 6. SoC Profile Stereotypes 46

그림 7. UML Modeling 절차 (출처 - 이자영) 47

그림 8. ISO / IEC I5288 Process 54

그림 9. EIA-632 프로세스 55

그림 10. 이해관계자 요구사항 정의 프로세스 57

그림 11. 요구사항 분석 프로세스 58

그림 12. 아키텍처 설계 프로세스 59

그림 13. EIA-632에서의 설계 프로세스 모델 60

그림 14. 시스템 사양에 대한 빌딩블록 개념 61

그림 15. 시스템 설계 프로세스 71

그림 16. 시스템 사양 구성 항목과 설계 프로세스 사이의 관계 73

그림 17. SoC 시스템 사양 정의 절차와 기존 설계 흐름과의 관계 74

그림 18. SysML과 UML과의 관계 76

그림 19. SysML 다이어그램 77

그림 20. Requirement diagram메타모델 79

그림 21. Block 메타 모델 80

그림 22. Vee 모델 기반의 Harmony 프로세스 81

그림 23. Spiral model이 적용된 Harmony 프로세스 82

그림 24. SysML 기반의 시스템엔지니어링 설계 85

그림 25. SoC 시스템 사양 모델 87

그림 26. 설계 프로세스 각 단계별 SysML 다이어그램 적용 88

그림 27. 요구사항 정련 (refine) 90

그림 28. 요구사항의 계층적 표현 91

그림 29. Use Case 다이어그램을 통한 시스템 영역 설정 92

그림 30. Block 다이어그램을 활용한 시스템 영역 설정 92

그림 31. use case와 block의 관계 93

그림 32. SysML Block과 Simulink와 매핑 96

그림 33. 최종적으로 정의된 시스템 요구사항의 표현 97

그림 34. Power window control system context 99

그림 35. Use case를 이용한 요구사항 수집 100

그림 36. 요구사항의 정렬 101

그림 37. OR (Originating Requirement)의 표현 102

그림 38. 시스템과 외부 시스템 및 주변 환경과의 관계 103

그림 39. Window control의 activity 104

그림 40. Window control의 state chart 105

그림 41. 기능 블록과 요구사항 간 충족 관계 106

그림 42. Window control system의 물리적 구조 107

그림 43. Simulink 매핑을 위해 수정된 Block 다이어그램 108

그림 44. Power window Simulink 모델 108