본문 바로가기 주메뉴 바로가기
국회도서관 홈으로 정보검색 소장정보 검색

목차보기

표제지

목차

I. 서론 6

II. 기존의 low dropout regulator 9

1. 대표적인 형태의 on-chip analog low dropout regulator 9

2. 기존 digital LDO 연구 분석 11

III. lock mode를 이용한 ripple 개선 Digital LDO 18

1. 제안된 Digital LDO 18

2. 제안된 구조의 안정도 해석 19

3. 제안된 block 상세설명 20

1) cyclic TDC 20

2) controller 상세 설명 21

4. 시뮬레이션 결과 22

IV. 단일 기준 전압 mode detector를 갖는 Digital LDO 23

1. 제안된 LDO의 전체 블록 다이어그램 23

2. 세부 블록 설계 24

1) ref generator 설계 24

2) comparator 설계 26

3) boost detector & lock detector 설계 27

4) controller 설계 30

5) SW_array 설계 32

3. 전체 시뮬레이션 결과 33

V. 측정 및 시뮬레이션 결과 34

1. lock mode를 이용한 ripple 개선 digital LDO 34

1) 출력 전류변화에 따른 출력 전압 변화 35

2) 전원전압 변화에 따른 출력 전압 변화 36

3) idea block 사용에 따른 출력 ripple 변화 37

2. 단일 기준전압을 갖는 multi mode digital LDO 38

1) 출력 전류변화에 따른 출력 전압 변화 39

2) 전원전압 변화에 따른 출력 전압 변화 40

3. 기존 LDO와 비교 41

VI. 결론 42

VII. 참고문헌 43

Abstract 46