본문 바로가기 주메뉴 바로가기
국회도서관 홈으로 정보검색 소장정보 검색

결과 내 검색

동의어 포함

목차보기

목차

표제지=0,1,1

인사말씀/임주환=0,2,2

제출문=3,4,4

요약문=7,8,4

SUMMARY=11,12,6

목차=17,18,1

CONTENTS=18,19,1

표목차=19,20,1

그림목차=20,21,7

제1장 서론=27,28,3

제1절 연구과제의 중요성=29,30,4

제2절 연구 범위 및 추진체계=33,34,4

제2장 차세대 IC 카드 시스템 개요=37,38,3

제1절 IC카드 기술 개요=39,40,8

제2절 IC카드 시스템 규격=47,48,16

제3장 차세대 IC 카드 하드웨어 기술 개발=63,64,3

제1절 IC카드 에뮬레이터 기술 개발=65,66,4

제2절 IC카드 칩 설계 기술 개발=69,70,22

제3절 IC카드 보안 기술 개발=91,92,15

제4절 IC카드 기능 및 성능 시험=106,107,9

제4장 차세대 IC 카드 소프트웨어 기술 개발=115,116,3

제1절 IC카드 JCOS 기술 개발=117,118,8

제2절 IC카드 JCVM 기술 개발=125,126,4

제3절 IC카드 API 기술 개발=129,130,6

제4절 IC카드 시범 서비스=135,136,16

제5장 결론=151,152,4

참고문헌=155,156,4

약어표=159,160,6

연구결과물 목록=165,166,18

영문목차

[title page etc.]=0,1,11

SUMMARY=11,12,7

CONTENTS=18,19,9

CHAPTER 1. Introduction=27,28,3

SECTION 1. Importance of the Research Project=29,30,4

SECTION 2. Research Scopes and Promotion Strategies=33,34,4

CHAPTER 2. Development of the System for Next-Generation IC Card=37,38,3

SECTION 1. Technology Introduction of the IC Card=39,40,8

SECTION 2. SpecICication of the IC Card System=47,48,16

CHAPTER 3. Technology Development of the Hardware for Next-Generation IC Card=63,64,3

SECTION 1. Development of the Emulator Technology for IC Card=65,66,4

SECTION 2. Development of the Chip Design Technology for IC Card=69,70,22

SECTION 3. Development of the Security Technology for IC Card=91,92,15

SECTION 4. Development of the Security Technology for IC Card=106,107,9

CHAPTER 4. Technology Development of the Software for Next-Generation IC Card=115,116,3

SECTION 1. Development of the COS Technology for IC Card=117,118,8

SECTION 2. Development of the VM Technology for IC Card=125,126,4

SECTION 3. Development of the API Technology for IC Card=129,130,6

SECTION 4. Sample Service for IC Card=135,136,16

CHAPTER 5. Conclusions=151,152,4

REFERENCES=155,156,4

ABBREVIATIONS=159,160,6

RELATED PUBLICATIONS=165,166,18

표목차

(표 2-1-1) IC카드의 응용분야별 시장 예측=40,41,1

(표 2-1-2) 지역별 세계 IC카드 시장 전망=41,42,1

(표 2-2-1) 카드 단말기에서 카드로의 통신=52,53,1

(표 2-2-2) 카드에서 카드 단말기로의 통신=52,53,1

(표 2-2-3) Java Card 2.1.2 API 패키지 구성=61,62,1

(표 3-2-1) 암호 모듈 소모전력 최소화 결과=77,78,1

(표 3-2-2) 선택된 분주 클릭에 따른 통신 속도=86,87,1

(표 3-2-3) CRC 제어 레지스터의 각 비트 기능=87,88,1

(표 3-4-1) Core 칩의 기능 시험 결과=107,108,2

(표 3-4-2) RF칩의 기능 시험 및 Core 칩과의 연동 시헙 결과=110,111,1

(표 3-4-3) 차세데 IC카드 암호 알고리즘 수행시간=111,112,1

(표 4-2-1) JCVM의 각 모듈별 기능=126,127,2

(표 4-3-1) Javacardx.crypto 패키지 내부 구조=133,134,1

(표 4-3-2) Javacardx.crypto 패키지에서 제공하는 암호 알고리즘 종류=134,135,1

그림목차

(그림 1-2-1) 과제 개발의 수행 체계=35,36,1

(그림 1-2-2) 차세대 IC카드 개발 추진 체계=36,37,1

(그림 2-1-1) 차세대 IC카드 기술=43,44,1

(그림 2-1-2) 차세대 IC카드 하드웨어 구성 요소=45,46,1

(그림 2-1-3) 차세대 IC카드 OS 구성 요소=46,47,1

(그림 2-2-1) 차세대 IC카드 시스템 구성=47,48,1

(그림 2-2-2) IC카드의 동작 클래스 결정 절차=49,50,1

(그림 2-2-3) 접촉식 IC카드 시스템의 프로토콜 타이밍=50,51,1

(그림 2-2-4) 문자 전송 다이어그램=50,51,1

(그림 2-2-5) 비접촉 IC카드의 운영 절차=51,52,1

(그림 2-2-6) Type A와 B 통신 방식=52,53,1

(그림 2-2-7) 프레임의 구조 및 타이밍도=53,54,1

(그림 2-2-8) 접촉식 카드 단말기의 블록도=54,55,1

(그림 2-2-9) 비접촉식 카드 단말기의 블록도=54,55,1

(그림 2-2-10) 차세대 IC카드 하드웨어 구조=56,57,1

(그림 2-2-11) 차세대 IC카드 운영체계 기본 구조=57,58,1

(그림 3-1-1) 겸용 IC카드 에뮬레이터 시스템=65,66,1

(그림 3-1-2) 겸용 IC 카드 에뮬레이터 블록도=66,67,1

(그림 3-1-3) 겸용 IC 카드 에뮬레이터=68,69,1

(그림 3-1-4) 2차 겸용 IC 카드 에뮬레이터=68,69,1

(그림 3-2-1) 겸용 IC카드 칩 적용 방법=69,70,1

(그림 3-2-2) IC 카드 칩 구조=70,71,1

(그림 3-2-3) 테스트 모드의 메모리 맵=72,73,1

(그림 3-2-4) 정상 모드의 메모리 맵=72,73,1

(그림 3-2-5) 난수 발생기=73,74,1

(그림 3-2-6) EEPROM 액세스 흐름도=74,75,1

(그림 3-2-7) 접촉 인터페이스 모듈=76,77,1

(그림 3-2-8) IC 카드 2차 Core 칩 레이아웃=78,79,1

(그림 3-2-9) 하드웨어 프로토콜로 구현된 비접촉 IC카드 블록도=79,80,1

(그림 3-2-10) RFAI 중심의 비접촉 IC카드=80,81,1

(그림 3-2-11) LC-동조 회로에 의거한 비접촉 IC카드 시스템=81,82,1

(그림 3-2-12) NMOS 브릿지 평활 회로=81,82,1

(그림 3-2-13) 3V 정-전압기=82,83,1

(그림 3-2-14) 디지털 슈미터 트리거를 이용한 리셋 회로=83,84,1

(그림 3-2-15) ASK 10% 복조기=84,85,1

(그림 3-2-16) 변조 및 클럭 생성기의 블록도=84,85,1

(그림 3-2-17) 부하 변조 회로=85,86,1

(그림 3-2-18) 비접촉 인터페이스 디지털 모듈의 블록도=86,87,1

(그림 3-2-19) CPU & 논리 시스템 중심의 비접촉 IC카드=89,90,1

(그림 3-2-20) 비접촉 IC카드용 RFAI의 레이아웃=90,91,1

(그림 3-3-1) 암호 모듈 규격의 요구 구성=94,95,1

(그림 3-3-2) 차세대 IC카드 암호모듈의 기본 구조도=96,97,1

(그림 3-3-3) RSA 암호모듈의 블록도=98,99,1

(그림 3-3-4) 몽고메리 곱셈기의 블록도=99,100,1

(그림 3-3-5) Polynomial Basis 타원 곡선 암호 모듈 곱셈 블록=101,102,1

(그림 3-3-6) Polynomial Basis 타원 곡선 암호 모듈 역수 연산 블록=102,103,1

(그림 3-3-7) Normal Basis상에서의 타원곡선 암호 모듈 곱셈 블록=103,104,1

(그림 3-3-8) Normal Basis상에서의 타원곡선 암호 모듈 역수 연산 블록=105,106,1

(그림 3-4-1) 비접촉 RF칩의 신호 파형=109,110,1

(그림 3-4-2) 시험용 비접촉 리더기=109,110,1

(그림 3-4-3) 접촉 비접촉 겸용 IC카드 시험=112,113,1

(그림 3-4-4) 시제품용 접촉 비접촉 겸용 IC카드=113,114,1

(그림 4-1-1) 차세대 IC카드 OS의 블록도=117,118,1

(그림 4-1-2) 차세대 IC카드 COS 블록도 레벨 1=121,122,1

(그림 4-1-3) COS 내부 모듈 간 인터페이스 구성=122,123,1

(그림 4-1-4) EEPROM 구성=124,125,1

(그림 4-1-5) RAM 구성=124,125,1

(그림 4-2-1) API,VM,COS 간의 인터페이스=128,129,1

(그림 4-3-1) 차세대 IC 카드의 암호 API 및 암호 알고리즘 구성도=132,133,1

(그림 4-4-1) 뱅킹 서비스 환경=135,136,1

(그림 4-4-2) 카드와 호스트 프로그램 간 상호 인증 절차=136,137,1

(그림 4-4-3) 뱅킹 프로그램 초기화면=140,141,1

(그림 4-4-4) 뱅킹 프로그램 접속 화면=141,142,1

(그림 4-4-5) 은행 계좌 잔액 확인=141,142,1

(그림 4-4-6) 전자지갑 잔액 확인=142,143,1

(그림 4-4-7) 전자지갑 금액 충전=142,143,1

(그림 4-4-8) 전자지갑 잔액 재확인=143,144,1

(그림 4-4-9) 카드 비밀번호 변경=143,144,1

(그림 4-4-10) 출입 통제 서비스 환경=144,145,1

(그림 4-4-11) 출입 통제 시나리오=146,147,1

(그림 4-4-12) 출입문 프로그램 초기화=147,148,1

(그림 4-4-13) 카드 삽입=148,149,1

(그림 4-4-14) 출입문 프로그램의 카드 인증=148,149,1

(그림 4-4-15) 카드의 출입문 프로그램 인증 및 출입 허가=149,150,1

(그림 4-4-16) DB에 기록된 출입문에 대한 출입 시도 기록=149,150,1

이용현황보기

차세대 IC카드 및 IC카드 리더 기술 개발 이용현황 표 - 등록번호, 청구기호, 권별정보, 자료실, 이용여부로 구성 되어있습니다.
등록번호 청구기호 권별정보 자료실 이용여부
T000000840 전자형태로만 열람가능함 전자자료 이용불가