본문 바로가기 주메뉴 바로가기
국회도서관 홈으로 정보검색 소장정보 검색

목차보기


1장 디지털 시스템 개요
1.1 디지털 시스템
1.2 수 체계
1.3 기수 변환
1.4 보수
1.5 음수 표현
1.6 보수를 이용한 감산
1.7 다양한 2진 코드
1.8 논리 연산과 게이트
1.9 게이트 구현 원리
1.10 논리 게이트 IC

2장 부울 대수와 부울 함수
2.1 부울 대수
2.2 부울 대수의 요약과 특징
2.3 부울 함수
2.4 부울 함수 표현 방식
2.5 2-변수 부울 함수와 부수적 연산
2.6 XOR 연산의 활용

3장 논리식 간소화와 구현
3.1 논리식 간소화
3.2 카노맵
3.3 n-변수 카노맵
3.4 기본 논리 회로 구현
3.5 고급 논리 회로 구현

4장 조합 논리 회로 설계
4.1 조합 논리 회로
4.2 BCD 코드 변환기
4.3 가산기
4.4 감산기
4.5 보수를 이용한 가감산기
4.6 BCD 10진 가산기
4.7 캐리 사전 발생기와 가산기
4.8 곱셈기
4.9 크기 비교기
4.10 라인 디코더
4.11 7-세그먼트 디코더
4.12 인코더
4.13 멀티플렉서와 디멀티플렉서

5장 순차 논리 회로와 레지스터
5.1 순차 논리 회로
5.2 래치 저장 장치
5.3 플립-플롭 저장 장치
5.4 순차 논리 회로 설계
5.5 레지스터

6장 순차 논리 회로 설계와 카운터
6.1 순차 논리 회로 해석
6.2 동기식 카운터 설계
6.3 비동기식 카운터 설계

7장 프로그래머블 논리 장치(PLD)
7.1 PLD 개요
7.2 PROM
7.3 PAL과 PLA
7.4 RAM

부록 콰인-맥클러스키(QMC) 알고리즘
찾아보기

이용현황보기

(원리로 쉽게 배우는) 디지털 논리회로 설계 이용현황 표 - 등록번호, 청구기호, 권별정보, 자료실, 이용여부로 구성 되어있습니다.
등록번호 청구기호 권별정보 자료실 이용여부
0002922937 621.395 -22-5 서울관 서고(열람신청 후 1층 대출대) 이용가능
0002922938 621.395 -22-5 서울관 서고(열람신청 후 1층 대출대) 이용가능
B000058803 621.395 -22-5 부산관 서고(열람신청 후 2층 주제자료실) 이용가능

책속에서

알라딘제공