본문 바로가기 주메뉴 바로가기
국회도서관 홈으로 정보검색 소장정보 검색

결과 내 검색

동의어 포함

목차보기

[표지] 1

목차 2

제1장 개요 3

가. PCIe 버스의 이해 3

나. PCIe 버스의 기술적 특징 3

제2장 PCIe 버스의 연결 과정 분석 7

가. LTSSM의 개요 7

나. LTSSM의 상태별 정의 8

1. Detect 8

2. Polling 9

3. Configuration 10

4. Recovery 10

5. L0 10

6. L0p 10

7. L0s 10

8. L1 11

9. L2 11

10. Disabled 11

11. Loopback 11

12. Hot Reset 13

제3장 NTB(Non-transparent Bridging) 포트 14

가. NTB의 개요 14

나. NTB의 주요 개념 14

다. 주소 변환 16

라. ID 변환 17

마. 관련 제품군 동향 19

제4장 PCIe 환경에서의 DMA 운영 21

가. PCIe 스위치에서의 DMA 21

나. FPGA를 활용한 DMA 엔진 제작 26

1. 신규 프로젝트 생성 후, 블록 디자인 메뉴 실행 26

2. 블록 디자인에 주요 컴포넌트 추가 28

3. Run Block Automation 29

4. Run Connection Automation 30

5. xdma의 Base Address 변경 31

6. 블록 다이어그램 저장 및 디자인 검증 수행 32

7. 상위 RTL 파일 추가 33

8. Bitstream 생성 34

9. Implementation 확인 35

10. HW Manager를 이용하여 FPGA 프로그램 36

11. xdma 드라이버 설치 36

12. DMA용 FPGA의 연결 확인 및 테스트 37

제5장 PCIe 4.0 버스 확장 플랫폼 개발 40

가. 개발 내용 및 범위 40

1. 운영 모델 41

2. 개발 범위 42

나. 개발 진행 42

다. 하드웨어 기본 테스트 43

라. 향후 계획 44

[별첨] 용어 정리 46

[별첨] 참고문헌 47

판권기 48

[뒷표지] 49

이용현황보기

시스템 확장을 위한 PCIe 버스 기술 연구 = A study on PCIe bus technology for system expansion 이용현황 표 - 등록번호, 청구기호, 권별정보, 자료실, 이용여부로 구성 되어있습니다.
등록번호 청구기호 권별정보 자료실 이용여부
0002963593 004.66 -23-1 서울관 서고(열람신청 후 1층 대출대) 이용가능
0002963594 004.66 -23-1 서울관 서고(열람신청 후 1층 대출대) 이용가능