생몰정보
소속
직위
직업
활동분야
주기
서지
국회도서관 서비스 이용에 대한 안내를 해드립니다.
검색결과 (전체 1건)
원문 있는 자료 (1) 열기
원문 아이콘이 없는 경우 국회도서관 방문 시 책자로 이용 가능
목차보기더보기
목차
Abstract 1
Ⅰ. 서론 1
Ⅱ. PIM 인공지능 가속기 동작 원리 7
Ⅲ. PIM 인공지능 가속기 연구 동향 11
Ⅳ. PIM 인공지능 가속기 산업 동향 18
Ⅴ. 결론 20
참고문헌 21
표 1. C3SRAM을 이용한 심층신경망 다중 분류 정확도 테이블(TABLE II) 17
그림 1. 메모리 벽 3
그림 2. 동작에 따른 에너지 소모 분포도 4
그림 3. (a) 기존 폰 노이만 아키텍쳐와(b) PIM 아키텍쳐(Fig. 1.) 5
그림 4. PIM 아키텍쳐의 종류. Near-Memory PIM(좌), In-Memory PIM(우상), In-Memory-Cell(우하) 5
그림 5. XNOR-Net 논문에서 소개된 Binary-Weight-Networks와 XNOR-Networks(Fig. 1.) 7
그림 6. 아날로그-디지털 혼성신호 PIM 가속기의 아키텍쳐(Fig. 1.) 8
그림 7. 디지털 PIM 가속기의 아키텍쳐(Fig. 16.1.2) 10
그림 8. 8T SRAM PIM 아키텍쳐(Fig. 9.) 11
그림 9. 8T SRAM 비트셀의 스캐매틱, 레이아웃 및 쓰기/읽기 동작(Fig. 5.) 12
그림 10. 8T SRAM PIM의 인-메모리 이진 곱셈 연산(Fig. 7.) 12
그림 11. 8T SRAM PIM의 인-메모리 덧셈 연산(Fig. 8.) 13
그림 12. C3SRAM PIM 아키텍쳐(Fig. 1.) 14
그림 13. C3SRAM 8T1C 비트셀의 스캐매틱, 레이아웃 및 이진 내적 연산(Fig. 2.) 15
그림 14. C3SRAM의 커패시티브 커플링 기반 인-메모리 이진 내적 연산(Fig. 4.) 16
그림 15. AiM 아키텍쳐(Fig. 1.) 18
그림 16. 내적 연산 시 데이터 이동. (a) 글로벌 버퍼를 이용한 내적연산. (b) 글로벌 버퍼를 이용하지 않는 내적연산. (c) 원소별 곱셈(Fig. 2.) 19
그림 17. (a) AiM의 내적 연산. (b) PU의 내적 연산 회로 아키텍쳐(Fig. 3.) 20
도서위치안내: / 서가번호:
우편복사 목록담기를 완료하였습니다.
* 표시는 필수사항 입니다.
* 주의: 국회도서관 이용자 모두에게 공유서재로 서비스 됩니다.
저장 되었습니다.
로그인을 하시려면 아이디와 비밀번호를 입력해주세요. 모바일 간편 열람증으로 입실한 경우 회원가입을 해야합니다.
공용 PC이므로 한번 더 로그인 해 주시기 바랍니다.
아이디 또는 비밀번호를 확인해주세요