권호기사보기
| 기사명 | 저자명 | 페이지 | 원문 | 기사목차 |
|---|
결과 내 검색
동의어 포함
Contents
Delay fault test for interconnection on boards and SoCs / 이현빈 ; 김두영 ; 한주희 ; 박성주 1
요약 1
Abstract 1
1. 서론 1
2. IEEE Boundary Scan and Interconnect Testing 2
3. IDFT in Boards with IEEE 1149.1 3
4. IDFT in SoCs with IEEE 1500 5
4.1. IEEE 1149.1 to IEEE 1500 Interface 5
4.2. IDFT among IEEE 1500 Wrapped Cores 6
5. Design Experiment and Comparative Analysis 6
6. Conclusions 8
References 8
[저자소개] 9
| 기사명 | 저자명 | 페이지 | 원문 | 목차 |
|---|---|---|---|---|
| 그리드 컴퓨팅 환경에서 어카운팅에 의해 구동되는 자원 접근 제어 구조 설계 | 황호전 ;안동언 ;정성종 | pp.1-9 |
|
보기 |
| 이동통신 단말기를 위한 재구성 가능한 구조의 H.264 인코더의 움직임 추정기와 3차원 그래픽 렌더링 가속기 설계 | 박정애 ;윤미선 ;신현철 | pp.10-18 |
|
보기 |
| GML 기반 모바일 디바이스 추적 모니터링 시스템 | 전창영 ;박 준 ;이진석 ;송은하 ;정영식 | pp.19-27 |
|
보기 |
| Shrink-wrapping 알고리즘을 이용한 단층영상으로부터의 표면 재구성 | 박은진 ;최영규 | pp.28-37 |
|
보기 |
| 곡면을 포함하는 형상의 영상을 이용한 모델링 | 이만희 ;박인규 | pp.38-48 |
|
보기 |
| MEMS 기반 저장장치를 위한 병렬성 기반 스케줄링 기법 | 이소윤 ;반효경 ;노삼혁 | pp.49-56 |
|
보기 |
| 모바일기기의 동작모드와 대기모드를 모두 고려한 저전력 3차원 그래픽 가속기 | 김영식 | pp.57-64 |
|
보기 |
| 우아한 성능감퇴를 위한 임베디드 시스템의 유용도 설계 | 강민구 ;박기진 | pp.65-72 |
|
보기 |
| 시그내쳐 기반의 네트워크 침입 방지에서 고속의 패킷 필터링을 위한 시스템 구조 | 김대영 ;김선일 ;이준용 | pp.73-83 |
|
보기 |
| Delay fault test for interconnection on boards and SoCs | Hyunbean Yi ;Dooyoung Kim ;Juhee Han ;Sungju Park | pp.84-92 |
|
보기 |
| 번호 | 참고문헌 | 국회도서관 소장유무 |
|---|---|---|
| 1 | (2001.6) IEEE Standard Test Access Port and Boundary Scan Architecture, | 미소장 |
| 2 | (2005.8) IEEE Standard Testability Method for Embedded Core-based Integrated Circuits, | 미소장 |
| 3 | (1998) Delay Test of Chip I/Os using Lssd Boundary Scan, | 미소장 |
| 4 | (1996) Early Capture for Boundary Scan Timing Measurements, | 미소장 |
| 5 | (1999) At-speed Boundary-Scan Interconnect Testing in a Board with Multiple System Clocks, | 미소장 |
| 6 | (1999) Interconnect Delay Fault Testing with IEEE 1149.1, | 미소장 |
| 7 | (2000) A New IEEE 1149.1 Boundary Scan Design for The Detection of Delay Defects, | 미소장 |
| 8 | (2005.6) Wrapper Design for Multifrequency IP Cores, | 미소장 |
| 9 | (2000) On Using IEEE P1500 SECT for Test Plug-n-Play, | 미소장 |
| 10 | (2001) A Unified DFT Architecture for use with IEEE 1149.1 and VSIA/IEEE P1500 Compliant Test Access Controllers, | 미소장 |
| 11 | (2002) Inevitable Use of TAP Domains in SOCs, | 미소장 |
| 12 | (2002) A Simple Wrapped Core Linking Module for SoC Test Access, | 미소장 |
| 13 | (1997) An IEEE 1149.1 Based Test Access Architecture for ICs with Embedded Cores, | 미소장 |
*표시는 필수 입력사항입니다.
| 전화번호 |
|---|
| 기사명 | 저자명 | 페이지 | 원문 | 기사목차 |
|---|
| 번호 | 발행일자 | 권호명 | 제본정보 | 자료실 | 원문 | 신청 페이지 |
|---|
도서위치안내: / 서가번호:
우편복사 목록담기를 완료하였습니다.
*표시는 필수 입력사항입니다.
저장 되었습니다.